特征
> 400百万位元/秒(200兆赫)交换率
channel-to-channel 0.1 ns(典型的)的倾斜
典型的倾斜(0.1 ns)微分
330 ns最大传播延迟
3.3V供电设计
在LVDS功率下降高阻抗输入
低功耗设计(40mW @ 3.3V静态)
与现有的5V LVDS互操作的网络
接受小旋启式(350)《mV典型
支持开放的、短而终止时输入停电
兼容与美国国家标准化组织(ANSI)/ TIA / EIA-644
工业temp. - 40°C的操作范围(+ 85°C),
可在SOIC和TSSOP包装
描述
这是一个四DS90LV032A CMOS差分线路接收器设计为应用需要超低功耗和高数据率。该装置是专为支持的数据率超过400百万位元/秒(200兆赫)利用低电压微分信号(LVDS)技术。
DS90LV032A接受的低电压(350 mV典型)微分输入信号和转化成它们对CMOS输出水平。3V接收者的三州功能,支持一个可用于多路复用输出。接收者也支持开放,增值税由生产型改为消费型,终止(100Ω)输入停电。将高的接收器输出为所有容错条件。
与同伴的DS90LV032A LVDS线驱动器(如。DS90LV031A)提供一种新的替代高功率PECL装置/发射极耦合逻辑电路元件应用高速点对点的界面。